基于CMOS工艺设计一个1。25Gb/s集成电路是一项极富意义的课题设计。研究中关键是经过选取各不一样的策划思想,最大限度的改善系统中的的速率以及功率损耗[7]。综合考虑系统结构与所需达到的参数要求等因素,最终决定选取TSMC 0。18µm CMOS工艺来完成低功耗的分接系统结构的设计。

1。4  设计流程

分接器是数字电路,通常对大型数字集成电路的设计是利用之前就已经存在的单元库来完成搭建的,然后选取硬件描述语言VHDL或Verilog HDL来实现整体的运行于仿真。但本课题中的分接器需运行在SDH光纤通信系统速度级1。25Gb/s或是其以上更快速的电路里。对于这样的设计现有的元件库是无法完成整体电路搭建的,是以本次设计决定选用全定制的设计方案。

上一篇:基于ZigBee投票器的设计与实现
下一篇:AT89C51单片机的函数信号发生器设计+程序+电路图

认知无线电网络中基于双...

基于TCP/IP技术的转向架振动测试系统设计

基于PM2.5浓度的健康出行路径规划及实现

基于涡旋电磁波的新型雷达成像技术研究

基于相关滤波器的长期跟踪算法研究

基于ZigBee协议轨道交通环...

基于QT的图像处理系统设计

多元化刑事简易程序构建探讨【9365字】

《醉青春》导演作品阐述

高校网球场馆运营管理初探【1805字】

国内外无刷直流电动机研究现状

拉力采集上位机软件开发任务书

浅谈传统人文精神茬大學...

中国古代秘书擅权的发展和恶变

谷度酒庄消费者回访调查问卷表

辩护律师的作证义务和保...

浅谈新形势下妇产科护理...