毕业论文
计算机论文
经济论文
生物论文
数学论文
物理论文
机械论文
新闻传播论文
音乐舞蹈论文
法学论文
文学论文
材料科学
英语论文
日语论文
化学论文
自动化
管理论文
艺术论文
会计论文
土木工程
电子通信
食品科学
教学论文
医学论文
体育论文
论文下载
研究现状
任务书
开题报告
外文文献翻译
文献综述
范文
基于FPGA的数字密码锁设计+电路图(4)
2005年,Verilog得到进一步的完善和更新,即1364-2005标准。该版本对上一版本做出了细微的修正,同时还增添了一个相对独立的部分,即Verilog-ASM。这个扩展使得Verilog可以对集成的模拟和混合信号系统进行建模。
2009年,IEEE 1364-2005和IEEE 1800-2005两个部分合并为IEEE 1800-2009,成为了一个新的统一的SystemVerilog硬件描述验证语言(hardware description and verification language,简称 HDVL)。
2 系统总体设计
2.1系统设计的流程
在对所要开发的系统的理解上和系统进行最初的模块化的基础上,本设计利用Quartus II进行系统开发,进行大体的功能设计。采用以下的流程操作:首先,用Verilog HDL硬件编程语言进行程序的编写,再进行编译,编译成功则进行下一步,否则,要不断地继续完善。然后,进行仿真验证,如果结果满意,则进行对使用芯片的时序分析和设置芯片管脚位置,并将程序下载到硬件电路中。在具体实验箱上验证程序的功能。如果在仿真验证后,结果并不满意,则需要将程序进行进
一步的修改和完善
共4页:
上一页
1
2
3
4
下一页
上一篇:
MATLAB雷达目标航迹模拟器的ARM软件设计和实现
下一篇:
宽带圆极化微带天线设计+文献综述
认知无线电网络中基于双...
基于TCP/IP技术的转向架振动测试系统设计
基于PM2.5浓度的健康出行路径规划及实现
基于涡旋电磁波的新型雷达成像技术研究
基于相关滤波器的长期跟踪算法研究
基于ZigBee协议轨道交通环...
变分模态分解方法研究及...
多元化刑事简易程序构建探讨【9365字】
浅谈新形势下妇产科护理...
国内外无刷直流电动机研究现状
中国古代秘书擅权的发展和恶变
《醉青春》导演作品阐述
浅谈传统人文精神茬大學...
辩护律师的作证义务和保...
拉力采集上位机软件开发任务书
高校网球场馆运营管理初探【1805字】
谷度酒庄消费者回访调查问卷表